學(xué)術(shù)活動(dòng)
信息工程學(xué)院學(xué)術(shù)講座:高能效存內(nèi)計(jì)算系統(tǒng)芯片設(shè)計(jì)
2024-12-30
點(diǎn)擊次數(shù):時(shí)間:2024年12月30日
地點(diǎn):北二區(qū) 小會(huì)議室
主講人:岳金山 中國(guó)科學(xué)院微電子研究所 副研究員
主持人:邱柯妮 首都師范大學(xué)信息工程學(xué)院 教授
主講人簡(jiǎn)介:岳金山博士,中國(guó)科學(xué)院微電子研究所副研究員。主要研究方向包括高能效人工智能芯片、存內(nèi)計(jì)算芯片、基于新型器件的電路與系統(tǒng)等。在固態(tài)電路及計(jì)算機(jī)體系架構(gòu)領(lǐng)域的重要期刊/會(huì)議發(fā)表論文70余篇,包括ISSCC、JSSC、VLSI、DAC等。入選北京市科技新星、“博新計(jì)劃”,擔(dān)任JSSC、TCAS-I、TCAS-II、TCAD審稿人和A-SSCC、ICCAD 技術(shù)委員會(huì)委員。
主講內(nèi)容簡(jiǎn)介:隨著人工智能算法規(guī)模的指數(shù)增長(zhǎng),如何持續(xù)提升芯片算力和能量效率成為電路設(shè)計(jì)的重要挑戰(zhàn)。存內(nèi)計(jì)算架構(gòu)展現(xiàn)出超越傳統(tǒng)馮諾依曼架構(gòu)的高能效潛力,有望成為新的設(shè)計(jì)范式。本次報(bào)告介紹存內(nèi)計(jì)算架構(gòu)的概念與電路原理,并匯報(bào)基于存內(nèi)計(jì)算架構(gòu)的高能效人工智能芯片設(shè)計(jì)探索,包括稀疏算法與存內(nèi)計(jì)算的結(jié)合,浮點(diǎn)運(yùn)算與存內(nèi)計(jì)算架構(gòu)的結(jié)合,存內(nèi)計(jì)算片上系統(tǒng)層面的高能效設(shè)計(jì)挑戰(zhàn)及解決方案,以及多器件融合的存內(nèi)計(jì)算前沿架構(gòu)探索。